发表时间: 2021-07-28 15:15:48
作者: 成都(dōu)米兰web版登录入口和朗锐芯科技(jì)发(fā)展有限公司(sī)
浏(liú)览:
全(quán)球半导体市(shì)场格局已成三足(zú)鼎立之势,ASIC (Application Specific Integrated Circuits,专用集成电路(lù))、ASSP(ApplicaTIon Specific Standard Parts,特殊应用标准产品)、FPGA(Field Programmable Gate Array,现场可编程门(mén)阵(zhèn)列)三分(fèn)天下。
相较于ASIC和ASSP巨大的市场容量而言,FPGA还只是一个(gè)小众市(shì)场(chǎng)。但是市(shì)场统(tǒng)计研究数(shù)据(jù)表明,FPGA已经逐步侵蚀ASIC和ASSP的传统市场(chǎng),并处于快速增长(zhǎng)阶段。
现阶段FPGA的(de)应用不断扩展,从汽车、广播、计算机和存储、消费类(lèi)、工业、医疗、军(jun1)事(shì)、测试测量(liàng)、无线和固网(wǎng),应(yīng)用领域(yù)正向各(gè)行(háng)各业渗透。
根据器件发展(zhǎn)历程以及市场(chǎng)应用需求发展(zhǎn)趋势,FPGA今后(hòu)仍然(rán)主(zhǔ)要(yào)朝(cháo)以下几大方向发(fā)展:
第一,高密(mì)度、高速度(dù)、宽频带(dài)、高保密;
第二,低电压、低功耗;
第三,低成本、低(dī)价(jià)格;
第四,IP核(hé)复用(yòng)、系统集成;
第五,动态可重构及(jí)单片(piàn)集群。
FPGA设计中时钟信号(hào)的设计与处(chù)理(lǐ)是(shì)保证系统稳定工(gōng)作的重要组成部分,随着FPGA器件规模的不(bú)断增大,集成度不断提高,多时钟(zhōng)域管理、时钟延迟、时钟信号完(wán)整性和相位偏移等已成为影(yǐng)响FPGA设计的(de)关键因素(sù)
这些发展(zhǎn)方向并不相互排斥,成都朗(lǎng)锐芯科技已经(jīng)结合(hé)几种发(fā)展方向上的(de)特(tè)点,形成功能(néng)性能(néng)更强大的产品。